A simple procedure to design Glitch-less switched-current cells



Document title: A simple procedure to design Glitch-less switched-current cells
Journal: Revista mexicana de física
Database: PERIÓDICA
System number: 000191001
ISSN: 0035-001X
Authors: 1


Institutions: 1Instituto Politécnico Nacional, Centro de Investigación y de Estudios Avanzados, Guadalajara, Jalisco. México
2Motorola Semiconductor Products, Puebla. México
3Instituto Tecnológico del Mar, Mazatlán, Sinaloa. México
Year:
Season: Jun
Volumen: 48
Number: 3
Pages: 182-185
Country: México
Language: Inglés
Document type: Nota breve o noticia
Approach: Analítico
Spanish abstract Se describen las no idealidades de una celda cascode en corriente conmutada, así como su aplicación en procesamiento analógico de señales. Para ello, se fabricó un chip de prueba en tecnología CMOS para verificar el método propuesto para minimizar la magnitud de la respuesta espuria que aparece debido al proceso de conmutación aplicado
English abstract The description of non-idealities in Cascode Switched-Current (SI) cell as well as its application in analog signal processing is described. A test chip (CMOS, 1.5 μm, N-well, 0-5 V) was designed to verify that the proposed method works successfully in the magnitude glitch reduction problem
Disciplines: Física y astronomía,
Ingeniería
Keyword: Física,
Ingeniería electrónica,
Circuitos integrados,
Celda cascode,
Corriente conmutada,
Procesamiento analógico,
CMOS
Keyword: Physics and astronomy,
Engineering,
Physics,
Electronic engineering,
Integrated circuits,
Cascode cell,
Switched current,
Analogic processing,
CMOS
Full text: Texto completo (Ver PDF)