A simple procedure to design Glitch-less switched-current cells



Título del documento: A simple procedure to design Glitch-less switched-current cells
Revista: Revista mexicana de física
Base de datos: PERIÓDICA
Número de sistema: 000191001
ISSN: 0035-001X
Autores: 1


Instituciones: 1Instituto Politécnico Nacional, Centro de Investigación y de Estudios Avanzados, Guadalajara, Jalisco. México
2Motorola Semiconductor Products, Puebla. México
3Instituto Tecnológico del Mar, Mazatlán, Sinaloa. México
Año:
Periodo: Jun
Volumen: 48
Número: 3
Paginación: 182-185
País: México
Idioma: Inglés
Tipo de documento: Nota breve o noticia
Enfoque: Analítico
Resumen en español Se describen las no idealidades de una celda cascode en corriente conmutada, así como su aplicación en procesamiento analógico de señales. Para ello, se fabricó un chip de prueba en tecnología CMOS para verificar el método propuesto para minimizar la magnitud de la respuesta espuria que aparece debido al proceso de conmutación aplicado
Resumen en inglés The description of non-idealities in Cascode Switched-Current (SI) cell as well as its application in analog signal processing is described. A test chip (CMOS, 1.5 μm, N-well, 0-5 V) was designed to verify that the proposed method works successfully in the magnitude glitch reduction problem
Disciplinas: Física y astronomía,
Ingeniería
Palabras clave: Física,
Ingeniería electrónica,
Circuitos integrados,
Celda cascode,
Corriente conmutada,
Procesamiento analógico,
CMOS
Keyword: Physics and astronomy,
Engineering,
Physics,
Electronic engineering,
Integrated circuits,
Cascode cell,
Switched current,
Analogic processing,
CMOS
Texto completo: Texto completo (Ver PDF)