Design, at transistor level, of a neuron with axonic delay



Document title: Design, at transistor level, of a neuron with axonic delay
Journal: Journal of applied research and technology
Database: PERIÓDICA
System number: 000365928
ISSN: 1665-6423
Authors: 1
1
Institutions: 1Universidad Nacional Autónoma de México, Centro de Ciencias Aplicadas y Desarrollo Tecnológico, México, Distrito Federal. México
Year:
Season: Abr
Volumen: 7
Number: 1
Pages: 62-72
Country: México
Language: Inglés
Document type: Artículo
Approach: Experimental
Spanish abstract Se presenta una neurona electrónica diseñada con puros transistores con la idea de poder desarrollar a futuro un microcircuito integrado VLSI. La neurona es del tipo integradora, con respuesta tipo rampa con saturación y retardo axónico. En este trabajo presentamos el modelo matemático de nuestra neurona y sus características electrónicas principales, como parte fundamental de un sistema de simulación, la computadora neuronal analógica
English abstract An electronic neuron designed with only transistors, with the idea of being able to develop to future a VLSI integrated microcircuit is presented. The neuron is of leaky integrator type, with a ramp function with saturation type response and axonic delay. In this work we will present the mathematical model of our neuron, and its electronics main characteristics, as fundamental part of our simulation system, the neural analog computer
Disciplines: Ingeniería,
Ciencias de la computación
Keyword: Redes neuronales artificiales,
Transistores,
Modelos matemáticos,
Modelación
Keyword: Engineering,
Computer science,
Artificial neural networks,
Transistors,
Mathematical models,
Modelling
Full text: Texto completo (Ver HTML)