Design, at transistor level, of a neuron with axonic delay



Título del documento: Design, at transistor level, of a neuron with axonic delay
Revista: Journal of applied research and technology
Base de datos: PERIÓDICA
Número de sistema: 000365928
ISSN: 1665-6423
Autores: 1
1
Instituciones: 1Universidad Nacional Autónoma de México, Centro de Ciencias Aplicadas y Desarrollo Tecnológico, México, Distrito Federal. México
Año:
Periodo: Abr
Volumen: 7
Número: 1
Paginación: 62-72
País: México
Idioma: Inglés
Tipo de documento: Artículo
Enfoque: Experimental
Resumen en español Se presenta una neurona electrónica diseñada con puros transistores con la idea de poder desarrollar a futuro un microcircuito integrado VLSI. La neurona es del tipo integradora, con respuesta tipo rampa con saturación y retardo axónico. En este trabajo presentamos el modelo matemático de nuestra neurona y sus características electrónicas principales, como parte fundamental de un sistema de simulación, la computadora neuronal analógica
Resumen en inglés An electronic neuron designed with only transistors, with the idea of being able to develop to future a VLSI integrated microcircuit is presented. The neuron is of leaky integrator type, with a ramp function with saturation type response and axonic delay. In this work we will present the mathematical model of our neuron, and its electronics main characteristics, as fundamental part of our simulation system, the neural analog computer
Disciplinas: Ingeniería,
Ciencias de la computación
Palabras clave: Redes neuronales artificiales,
Transistores,
Modelos matemáticos,
Modelación
Keyword: Engineering,
Computer science,
Artificial neural networks,
Transistors,
Mathematical models,
Modelling
Texto completo: Texto completo (Ver HTML)