Diseño integrado de un Amplificador Lock-in compacto de bajo consumo para aplicaciones portátiles



Título del documento: Diseño integrado de un Amplificador Lock-in compacto de bajo consumo para aplicaciones portátiles
Revista: Superficies y vacío
Base de datos: PERIÓDICA
Número de sistema: 000378450
ISSN: 1665-3521
Autores: 1
1
1
2
Instituciones: 1Instituto Nacional de Astrofísica, Optica y Electrónica, Tonantzintla, Puebla. México
2Universidad de Zaragoza, Grupo de Diseño Electrónico I3A, Zaragoza. España
Año:
Periodo: Jun
Volumen: 27
Número: 2
Paginación: 66-73
País: México
Idioma: Español
Tipo de documento: Artículo
Enfoque: Experimental, aplicado
Resumen en español Una técnica para la medición de la amplitud de una señal, incluso si el ruido y las interferencias superpuestas son mayores que la propia señal, es la técnica de detección sensible a fase, que es la base de los amplificadores lock-in. En este trabajo se presenta un nuevo diseño de amplificador lock-in en modo corriente, integrado en una tecnología CMOS de 0.18µm con voltaje de alimentación de 1.8V, y que es adecuado para aplicaciones portátiles gracias a su reducido consumo de potencia y voltaje de alimentación único. La arquitectura propuesta es capaz de recuperar una señal de interés de ambientes ruidosos con errores por debajo del 6.1% para una reserva dinámica de 42.7dB, está provista de una ganancia entre 1.2 y 20.3dB programable de forma digital, ruido referido a la entrada de @1kHz y consumo de potencia de 237µW
Resumen en inglés A technique for measuring the amplitude of a signal, even if the superimposed noise and interferences are higher than the signal itself, is the technique of phase sensitive detection, which is the basis of lock-in amplifiers. In this work a novel design of an integrated current mode lock-in amplifier in 0.18μm CMOS technology with 1.8V supply voltage is presented. It is suitable for portable applications thanks to its reduced low power consumption and single supply voltage. The proposed architecture is capable of recovering a signal of interest from noisy environments with errors below 6.1% for a dynamic reserve of 42.7dB. It is provided of a digitally programmable gain ranging from 1.2 to 20.3dB, the input referred noise is @1kHz and power consumption is 237μW
Disciplinas: Ingeniería
Palabras clave: Ingeniería electrónica,
Diseño analógico,
CMOS,
Sensores,
Recuperación de señales,
Detección sensible a fase
Keyword: Engineering,
Electronic engineering,
Analogical design,
CMOS,
Sensors,
Signal recovery,
Phase-sensitive detection
Texto completo: Texto completo (Ver HTML)