Implementación de Filtros Digitales Tipo FIR en FPGA



Título del documento: Implementación de Filtros Digitales Tipo FIR en FPGA
Revue: Polibits
Base de datos: PERIÓDICA
Número de sistema: 000368541
ISSN: 1870-9044
Autores: 1
2
3
Instituciones: 1Instituto Politécnico Nacional, Centro de Innovación y Desarrollo Tecnológico en Cómputo, México, Distrito Federal. México
2Instituto Politécnico Nacional, Dirección de Cómputo y Telecomunicaciones, México, Distrito Federal. México
3Instituto Politécnico Nacional, Centro de Investigación e Innovación Tecnológica, México, Distrito Federal. México
Año:
Periodo: Ene-Jun
Número: 37
País: México
Idioma: Español
Tipo de documento: Artículo
Enfoque: Experimental, aplicado
Resumen en español En este artículo se hace la descripción del diseño de un filtro digital tipo FIR con ocho bits de ancho de datos. Este sistema ha sido implementado en un FPGA (SPARTAN 3E de XILINX) y posee un software que realiza el cálculo de los coeficientes del filtro y la reconfiguración del hardware. Las pruebas se realizaron usando el programa MATHLAB para verificar su funcionamiento
Resumen en inglés This paper presents the description of development of digital filter of FIR type with eight bits data transmission. This system was implemented in FPGA (SPARTAN 3E by XILINX) and includes the software for calculation of filter coefficients and hardware reconfiguration. The experiments were conducted using simulation in MATHLAB
Disciplinas: Ciencias de la computación
Palabras clave: Procesamiento de datos,
Señales digitales,
Filtros digitales,
Procesamiento de señales
Keyword: Computer science,
Data processing,
Digital signals,
Digital filters,
Signal processing
Texte intégral: Texto completo (Ver HTML)