Implementación del algoritmo Threefish-256 en hardware reconfigurable



Título del documento: Implementación del algoritmo Threefish-256 en hardware reconfigurable
Revista: Iteckne
Base de datos:
Número de sistema: 000587633
ISSN: 1692-1798
Autores: 1
1
Instituciones: 1Universidad del Valle, Grupo de Arquitecturas Digitales y Microelectrónica, Cali, Valle del Cauca. Colombia
Año:
Periodo: Jul-Dic
Volumen: 11
Número: 2
Paginación: 149-156
País: Colombia
Idioma: Español
Tipo de documento: Artículo
Resumen en español En este artículo se presenta la descripción y los resultados de la implementación en hardware del algoritmo criptográfico Threefish en su proceso de cifrado. La implementación se realizó usando la arquitectura de ronda iterativa sobre la Field Programmable Gate Array (FPGA) Virtex-5 presente en el sistema de desarrollo XUPV5-LX110T. Los resultados posteriores al place and route muestran que el diseño Threefish-256 de ronda iterativa tiene un throughput de 551Mbps.
Resumen en inglés This article presents both the description and results of the Threefish cryptographic algorithm hardware implementation for encryption process. The implementation of the algorithm was performed by using the iterative round architecture on the FPGA (Field Programmable Gate Array) Virtex-5 present in the development system XUPV5-LX110T. Place and route results show that the design Threefish-256 iterative round has a throughput of 551Mbps.
Disciplinas: Ciencias de la computación
Palabras clave: Programación
Keyword: Programming
Texto completo: Texto completo (Ver PDF) Texto completo (Ver HTML)