Simple generation of threshold for images binarization on FPGA



Document title: Simple generation of threshold for images binarization on FPGA
Journal: Ingeniería e investigación
Database: PERIÓDICA
System number: 000405107
ISSN: 0120-5609
Authors: 1
2
2
3
Institutions: 1Centro Federal de Educacao Tecnologica de Minas Gerais, Belo Horizonte, Minas Gerais. Brasil
2Instituto Superior Politécnico "José Antonio Echeverría", Departamento de Automática y Computación, La Habana. Cuba
3Universidade Federal de Itajuba, Departamento de Microeletronica, Itajuba, Minas Gerais. Brasil
Year:
Season: Sep-Dic
Volumen: 35
Number: 3
Pages: 69-75
Country: Colombia
Language: Inglés
Document type: Artículo
Approach: Aplicado, descriptivo
Spanish abstract Las metodologías desarrolladas para el cálculo del valor de umbral empleado durante el proceso de binarización de imágenes no presentan buenos resultados para todo tipo de imágenes. Además, las implementaciones hardware no consideran los recursos del FPGA empleados en las restantes etapas del sistema de procesado. De esta forma, el método propuesto en este artículo busca alcanzar una relación óptima entre los resultados del proceso de binarización y el consumo de recursos del FPGA. Por lo tanto, este trabajo propone la implementación sobre FPGA de un algoritmo para obtener el umbral de una imagen utilizando cálculos matemáticos sencillos. La implementación se caracteriza por necesitar solamente una iteración de la imagen y su tiempo de proce- samiento depende del tamaño de la imagen. Los valores de umbral obtenidos a través de la aplicación en la FPGA se comparan con los obtenidos mediante el método de Otsu, mostrando las diferencias existentes así como los resultados visuales de la binarización de diferentes imágenes utilizando ambos métodos. La implementación hardware del algoritmo de umbralización se realiza mediante la metodología de diseño basado en modelos soportada por las herramientas MATLAB ® /Simulink ® y Xilinx System Generator ® . Los resultados de la implementación propuesta se presentan en términos de consumo de recursos y de frecuencia máxima de operación, empleando una placa de desarrollo basada en un FPGA Spartan-6. Los resultados experimentales se obtienen en régimen de cosi- mulación y muestran la efectividad del método propuesto
English abstract The methodologies presented in scientific literature to calculate the threshold of an image binarization process do not present good results for all types of images. Additionally, the hardware implementations do not consider the FPGA resources that are used in other processing phases. Thus, the method proposed in this work aims to present good results in the binarization process with un-der-resourced area of FPGA. Therefore, this paper proposes the FPGA implementation of a threshold algorithm used in the process of image binarization by simple mathematical calculations. The implementation only needs one image iteration and its processing time depends on the size of the image. The threshold values of different images obtained through the FPGA implementation are com-pared with those obtained by Otsu’s method, showing the differences and the visual results of binarization using both methods. The hardware implementation of the algorithm is performed by a model-based design supported by the MATLAB®/Simulink®and Xilinx System Generator®tools. The results of the implementation proposal are presented in terms of resource consumption and maximum operating frequency in a Spartan-6 FPGA-based development board. The experimental results are obtained in co-simulation system and show the effectiveness of the proposed method
Disciplines: Ciencias de la computación
Keyword: Procesamiento de datos,
Imágenes digitales,
Procesamiento de imágenes,
Valor de umbral,
Binarización
Keyword: Computer science,
Data processing,
Digital images,
Image processing,
Threshold values,
Binarization
Full text: Texto completo (Ver HTML)