Journal: | Ingeniería e investigación |
Database: | PERIÓDICA |
System number: | 000273252 |
ISSN: | 0120-5609 |
Authors: | Pacheco Bautista, Daniel1 Castillo Soria, Francisco Rubén Linares Aranda, Mónico2 Salim Maza, Manuel |
Institutions: | 1Universidad del Istmo, Departamento de Ingeniería en Computación, Santo Domingo Tehuantepec, Oaxaca. México 2Instituto Nacional de Astrofísica, Optica y Electrónica, Departamento de Microelectrónica, Tonantzintla, Puebla. México |
Year: | 2007 |
Season: | Dic |
Volumen: | 27 |
Number: | 3 |
Pages: | 70-76 |
Country: | Colombia |
Language: | Español |
Document type: | Artículo |
Approach: | Aplicado |
Spanish abstract | En los sistemas electrónicos de recuperación de información (discos duros, unidades de lectura y escritura de DVD y CD, etc.), así como en las comunicaciones digitales en banda base, los circuitos de recuperación de reloj (CRC) juegan un papel fundamental, extrayendo la señal de reloj implícita en los datos recibidos, dicha señal es necesaria para sincronizar el procesamiento posterior de la información. En la actualidad esta tarea es difícil de lograr, no solo por la naturaleza aleatoria de los datos, sino por su alta velocidad de transferencia. En este artículo se presenta el diseño de un circuito de recuperación de reloj integrable en tecnología CMOS de alto desempeño, que opera a 1.2Gbps y consume únicamente 17.4mW de una fuente de 3.3V. Las altas prestaciones se logran al realizar un diseño completamente diferencial, utilizando arquitectura PLL convencional, lógica en modo corriente, así como un novedoso oscilador controlado por voltaje (VCO) de anillo de solo dos etapas. El diseño fue realizado con parámetros de proceso CMOS AMS de 0.35μm. Los resultados de la simulación en Hspice comprueban el buen desempeño del circuito, logrando la adquisición en menos de 300ns |
English abstract | The clock recovery circuit (CRC) plays a fundamental role in electronic information recovery systems (hard disks, DVD and CD read/writeable units) and baseband digital communication systems in recovering the clock signal contained in the received data. This signal is necessary for synchronising subsequent information processing. Nowadays, this task is difficult to achieve because of the datas random nature and its high transfer rate. This paper presents the design of a high-performance integral CMOS technology clock recovery circuit (CRC) working at 1.2 Gbps and only consuming 17.4 mW using a 3.3V power supply. The circuit was fully differentially designed to obtain high performance. Circuit architecture was based on a conventional phase lock loop (PLL), current mode logic (MCML) and a novel two stage ring-based voltage controlled oscillator (VCO). The design used 0.35 μm CMOS AMS process parameters. Hspice simulation results proved the circuits high performance, achieving tracking in less than 300 ns |
Disciplines: | Ingeniería, Ciencias de la computación, Bibliotecología y ciencia de la información |
Keyword: | Ingeniería electrónica, Tecnología de la información, Recuperación de información, Circuito recuperador, CMOS, Recuperación de reloj |
Keyword: | Engineering, Computer science, Library and information science, Electronic engineering, Information technology, Information retrieval, Retrieval circuit, CMOS, Clock retrieval |
Document request | |