Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs



Document title: Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs
Journal: Ingeniería e investigación
Database: PERIÓDICA
System number: 000410068
ISSN: 0120-5609
Authors: 1
1
1
2
2
Institutions: 1Universidad Tecnológica de la Habana "José Antonio Echeverría", Departamento de Automática y Computación, La Habana. Cuba
2Universidad de Sevilla, Instituto de Microelectrónica de Sevilla, Sevilla, Andalucía. España
Year:
Season: Ago
Volumen: 37
Number: 2
Pages: 74-81
Country: Colombia
Language: Inglés
Document type: Artículo
Approach: Aplicado, descriptivo
Spanish abstract Este artículo presenta el desarrollo de módulos de propiedad intelectual modificables automáticamente para el cálculo de histogramas empleando el flujo de diseño basado en modelos provisto por Xilinx System Generator. En este artículo se realiza un análisis y comparación entre las arquitecturas para el cálculo de histogramas, seleccionando la mejor solución para el flujo de diseño empleado. También se hace énfasis en el uso de arquitecturas genéricas capaces de ajustarse a las necesidades del flujo de datos de la aplicación mediante un procedimiento de configuración automática. Además, se describe la implementación de un módulo de propiedad intelectual configurable para el cálculo de histogramas sobre el flujo de diseño basado en modelos, del cual se muestran algunos detalles de implementación para diferentes opciones de configuración sobre un FPGA Spartan-6 LX45 de Xilinx
English abstract This work presents the development of self-modifiable Intellectual Property (IP) modules for histogram calculation using the model-based design technique provided by Xilinx System Generator. In this work, an analysis and a comparison among histogram calculation architectures are presented, selecting the best solution for the design flow used. Also, the paper emphasizes the use of generic architectures capable of been adjustable by a self-configurable procedure to ensure a processing flow adequate to the application requirements. In addition, the implementation of a configurable IP module for histogram calculation using a model-based design flow is described and some implementation results are shown over a Xilinx FPGA Spartan-6 LX45
Disciplines: Ciencias de la computación
Keyword: Procesamiento de datos,
Procesamiento digital de imágenes,
Histogramas,
Propiedad intelectual,
Configuración automática
Keyword: Computer science,
Data processing,
Digital image processing,
Histograms,
Intellectual property,
Automatic configuration
Full text: Texto completo (Ver HTML)