Design of a 1–V 90–nm CMOS adaptive LNA for multi–standard wireless receivers



Título del documento: Design of a 1–V 90–nm CMOS adaptive LNA for multi–standard wireless receivers
Revista: Revista mexicana de física
Base de datos: PERIÓDICA
Número de sistema: 000325728
ISSN: 0035-001X
Autores: 1
2
1
Instituciones: 1Consejo Superior de Investigaciones Científicas, Centro Nacional de Microelectrónica, Sevilla. España
2Instituto Politécnico Nacional, Centro de Investigación y de Estudios Avanzados, Zapopan, Jalisco. México
Año:
Periodo: Ago
Volumen: 54
Número: 4
Paginación: 322-328
País: México
Idioma: Inglés
Tipo de documento: Artículo
Enfoque: Analítico, descriptivo
Resumen en español En este artículo se presenta el diseño de un LNA (del Inglés Low–Noise Amplifier) configurable para la próxima generación de dispositivos digitales personales. El circuito, diseñado con la aproximación de circuitos concentrados e implementado en una tecnología CMOS, 90nm, de RF, consta de una topología formada por dos etapas que combina degeneración inductiva de fuente, redes de entonado basada en varactores, y circuitos de polarización programables para adaptar el desempeño a las diferentes especificaciones del estándar con reducido número de inductores y mínima disipación de potencia. Como aplicación, el LNA que se diseña satisface los requerimientos de GSM (PCS 1900), WCDMA, Bluetooth y WLAN (IEEE 802.11b–g). Los resultados de simulación, incluyendo el efecto de los elementos parásitos, demuestran una correcta operación del para LNA los estándares mencionados, obteniendo NF<1.77 dB, S2116dB, S11 <–5.5 dB, S22 <–5.5 dB y IIP3>–3.3 dBm en la banda 1.85–2.48 GHz band, con un consumo de potencia entre 25.3mW y 53.3mW. El patrón geométrico del LNA ocupa un área de 1.18 x 1.18 µm2
Resumen en inglés This paper presents the design of a reconfigurable Low–Noise Amplifier (LNA) for the next generation of wireless hand–held devices. The circuit, based on a lumped–approach design and implemented in a 90nm standard RF CMOS technology, consists of a two–stage topology that combines inductive–source degeneration with MOS–varactor based tuning networks and programmable bias currents, in order to adapt its performance to different standard specifications with reduced number of inductors and minimum power dissipation. As an application, the LNA is designed to cope with the requirements of GSM (PCS1900), WCDMA, Bluetooth and WLAN (IEEE 802.11b–g). Simulation results, including technology parasitics, demonstrate correct operation of the LNA for these standards, featuring NF<1.77dB, S21 >16dB, Su <–5.5dB, S22 <–5.5 dB and IIP3>–3.3 dBm over the 1.85–2.48 GHz band, with an adaptive power consumption between 25.3 mW and 53.3mW. The layout of the LNA occupies an area of 1.18 x 1.18 µm2
Disciplinas: Ingeniería
Palabras clave: Ingeniería de telecomunicaciones,
Ingeniería electrónica,
Circuitos integrados,
Amplificadores
Keyword: Engineering,
Electronic engineering,
Telecommunications engineering,
Integrated circuits,
Amplifiers
Texto completo: Texto completo (Ver HTML)