AES-128 cipher. Minimum area, low cost FPGA implementation



Título del documento: AES-128 cipher. Minimum area, low cost FPGA implementation
Revista: Latin American applied research
Base de datos: PERIÓDICA
Número de sistema: 000260212
ISSN: 0327-0793
Autores: 1
Instituciones: 1Universidad Nacional de Mar del Plata, Facultad de Ingeniería, Mar del Plata, Buenos Aires. Argentina
Año:
Periodo: Ene
Volumen: 37
Número: 1
Paginación: 71-77
País: Argentina
Idioma: Inglés
Tipo de documento: Artículo
Enfoque: Analítico
Disciplinas: Ingeniería,
Ciencias de la computación
Palabras clave: Ingeniería electrónica,
FPGA,
Criptografía,
Simulación,
Verificación,
Costos
Keyword: Engineering,
Computer science,
Electronic engineering,
Field programmable gate array (FPGA),
Cryptography,
Simulation,
Verification,
Costs
Solicitud del documento
Nota: El envío del documento tiene costo.









Los documentos originales pueden ser consultados en el Departamento de Información y Servicios Documentales, ubicado en el Anexo de la Dirección General de Bibliotecas (DGB), circuito de la Investigación Científica a un costado del Auditorio Nabor Carrillo, zona de Institutos entre Física y Astronomía. Ciudad Universitaria UNAM. Ver mapa
Mayores informes: Departamento de Información y Servicios Documentales, Tels. (5255) 5622-3960, 5622-3964, e-mail: sinfo@dgb.unam.mx, Horario: Lunes a viernes (8 a 16 hrs.)