Revista: | Journal of applied research and technology |
Base de datos: | PERIÓDICA |
Número de sistema: | 000224015 |
ISSN: | 1665-6423 |
Autores: | Bañuelos Saucedo, M. A1 Castillo Hernández, J Quintana Thierry, S Damián Zamacona, R Valeriano Assem, J Cervantes, R. E Calva Olmos, G Pérez Silva, J. L |
Instituciones: | 1Universidad Nacional Autónoma de México, Centro de Ciencias Aplicadas y Desarrollo Tecnológico, México, Distrito Federal. México |
Año: | 2003 |
Periodo: | Oct |
Volumen: | 1 |
Número: | 3 |
Paginación: | 248-255 |
País: | México |
Idioma: | Inglés |
Tipo de documento: | Artículo |
Enfoque: | Aplicado |
Resumen en español | Las redes neuronales artificiales basan sus capacidades de procesamiento en una arquitectura paralela, lo cual las hace útiles para resolver problemas de reconocimiento de patrones, identificación de sistemas y control. En este artículo, presentamos una implementación digital basada en arreglos de compuertas programables (FPGA, por sus siglas en inglés) de un modelo de neurona tipo McCullogh-Pitts con tres tipos de funciones de activación no-lineal: escalón, rampa-saturación y sigmoide. Presentamos el código en lenguaje VHDL utilizado para implementar las neuronas, y también presentamos los resultados de su simulación obtenidos con el software Xilinx Foundation 3.0. Los resultados son analizados en función de la velocidad y el porcentaje de utilización del chip |
Resumen en inglés | Artificial neural networks base their processing capabilities in a parallel architecture, and this makes them useful to solve pattern recognition, system identification, and control problems. In this paper, we present a FPGA (Field Programmable Gate Array) based digital implementation of a McCulloch-Pitts type of neuron model with three types of non-linear activation function: step, ramp-saturation, and sigmoid. We present the VHDL language code used to implement the neurons as well as to present simulation results obtained with Xilinx Foundation 3.0 software. The results are analyzed in terms of speed and percentage of chip usage |
Disciplinas: | Ciencias de la computación, Matemáticas |
Palabras clave: | Redes, Matemáticas aplicadas, Redes neuronales artificiales, Arreglo-compuertas |
Keyword: | Computer science, Mathematics, Networks, Applied mathematics, Artificial neural networks, Networks design, Gate array |
Texto completo: | Texto completo (Ver PDF) |